Làm thế nào để một PLL bên trong một FPGA hoạt động?


8

Tôi đã sử dụng Altera FPGA từ năm ngoái và tôi muốn biết PLL bên trong hoạt động như thế nào. Chủ yếu, thực sự có bất kỳ loại mạch tương tự bên trong để đo độ lệch pha giữa VCO và tín hiệu bên ngoài? Các mảnh nhỏ này rất đáng tin cậy dọc theo phạm vi freq rộng (hiện tại là 100 MHz và thậm chí trên các model rẻ nhất) mà tôi rất ấn tượng.


Một ý tưởng tốt sẽ là đọc tài liệu thiết bị, ví dụ như cẩm nang.
quantum231

Câu trả lời:


7

Đó là PLL thông thường với VCO, PFD, bộ lọc và bộ chia:


5
Tôi phải thừa nhận rằng sự ngắn gọn trong một số câu trả lời của bạn làm tôi khó chịu. Ít nhất bạn có thể giải thích PFD là gì đối với người dùng không quen thuộc với PLL!
Federico Russo

1
@Federico Russo: Về cơ bản, câu trả lời cho thấy rằng các GPU thực sự có mạch tương tự để phát hiện pha, v.v. và rằng không có bất kỳ điều gì kỳ diệu về các PLL của FPGA khiến chúng thực sự khác biệt so với bất kỳ loại nào khác.
supercat

1
@supercat: có, nhưng một câu trả lời như thế này hét lên "Tôi quá lười để đưa ra câu trả lời đầy đủ". Nhưng sau đó, câu trả lời của Leon Heller rất ngắn gọn.
Federico Russo

@Federico: Câu trả lời của Leon có thể ngắn gọn, nhưng nó vẫn chứa thông tin có ý nghĩa. Hãy nhớ rằng những người trả lời ở đây là tình nguyện viên và không bắt buộc phải trả lời. Bạn có thể muốn biết thêm thông tin, nhưng đó là một vấn đề về phía bạn. Miễn là thông tin được đưa ra giải quyết câu hỏi và là chính xác, tôi nghĩ rằng việc hạ thấp nó là không công bằng. Rốt cuộc, anh ta là người duy nhất trả lời, làm cho câu trả lời của anh ta tốt hơn những người khác, và bạn không hạ thấp tất cả họ.
Olin Lathrop

PLL thông thường thậm chí còn gây ấn tượng với tôi. = P
Jairo Andres Velasco Romero
Khi sử dụng trang web của chúng tôi, bạn xác nhận rằng bạn đã đọc và hiểu Chính sách cookieChính sách bảo mật của chúng tôi.
Licensed under cc by-sa 3.0 with attribution required.